中國地質大學研究生院碩士研究生
同等學力加試科目《電子技術基礎》(數(shù)字電路)考試大綱
一、試卷結構
(一)內容比例
數(shù)字電路 100%
(二)題型比例
選擇題、填空題和判斷題 約 45%
簡答題 約 15%
解答題 約 40%
二、考試內容及要求
(一)數(shù)字邏輯基礎
考試內容
模擬信號與數(shù)字信號;數(shù)字邏輯的基本概念;數(shù)制與碼和數(shù)字邏輯的基本運算。
考試要求
1.了解數(shù)字信號的特點。 2.掌握二進制、十進制、八進制、十六進制、BCD 編碼等之間的相互轉換。 3.熟練掌握與或非等基本邏輯運算。
(二)邏輯代數(shù)
考試內容
邏輯代數(shù)的基本知識和化方法。
考試要求
1.熟悉邏輯代數(shù)的基本概念、基本運算規(guī)則和邏輯函數(shù)的基本表示方法。
2.理解邏輯函數(shù)的表示方法。
3.掌握邏輯代數(shù)的變換、代數(shù)化簡法和卡諾圖化簡法。
(三)邏輯門電路
考試內容
通用的集成邏輯門電路, BJT 邏輯門電路(TTL)的基本原理及特性。著重它們的邏輯功能和外特性。
考試要求
1.了解分立元件構成的各種邏輯門電路。
2.理解邏輯門電路的扇出/入系數(shù)、開門電平(電阻)、關門電平(電阻)、噪聲
容限等概念;了解二極管的鉗位作用。
3.了解 TTL 非門電路的結構、工作原理和傳輸特性。
4.了解 MOS 門與非門電路、或非門電路、傳輸門電路以及模擬開關特性。
5.了解 TTL 門、MOS 門多余端的處理及各種門電路的接口,掌握 OC 門、三態(tài)門的特性及使用。
(四)組合邏輯電路
考試內容
組合邏輯電路的定義、分析和設計,競爭冒險產生的原因及消除方法。常用的
中規(guī)模集成組合邏輯電路的功能及基本應用,它們包括編碼器和譯碼器、數(shù)據(jù)選擇
器和數(shù)據(jù)分配器、數(shù)值比較器、算術/邏輯運算單元等。
考試要求
1.了解中規(guī)模數(shù)字集成電路的概念。
2.了解編碼器、譯碼器/數(shù)據(jù)分配器、數(shù)據(jù)選擇器、數(shù)據(jù)比較器、算術運算電路
的工作原理及運用。
3.理解和掌握組合邏輯電路的基本分析方法和設計方法。
(五)鎖存器和觸發(fā)器
考試內容
鎖存器和觸發(fā)器的電路結構與工作原理,以及所實現(xiàn)的不同邏輯功能。
考試要求
1.了解基本(RS)、同步(RS)、主從、邊沿觸發(fā)器的電路結構、工作原理及
主要性能指標。
2.了解 SR、JK、D、T、T’ 觸發(fā)器的邏輯功能特征及其相互轉換。
3.掌握各種類型觸發(fā)器邏輯功能描述方法:功能表、狀態(tài)轉換表、狀態(tài)圖、特
性方程、邏輯圖、時序圖。
4.掌握 JK 觸發(fā)器,D 觸發(fā)器的時鐘信號輸入、同步信號輸入和及異步置 0 置 1
的功能和特性。
5.掌握 JK 觸發(fā)器和 D 觸發(fā)器的時序圖的畫法。
(六)時序邏輯電路
考試內容
時序邏輯電路的基本概念,時序邏輯電路的分析和設計方法以及邏輯設計中常用的典型時序集成電路。
考試要求
1.了解同步時序邏輯電路與異步時序邏輯電路邏輯功能特性及區(qū)別,理解時序邏輯電路中“狀態(tài)”的概念。
2.掌握同步時序邏輯電路的分析方法,掌握同步計數(shù)器的設計方法和步驟,了解異步時序邏輯電路的分析方法。
3.掌握寄存器、計數(shù)器的工作原理和特性及其使用方法。
(七)半導體存儲器
考試內容
半導體存儲器的原理及應用。
考試要求
1.掌握 ROM、RAM 等半導體存儲器的電路結構、工作原理和擴展存儲容量的方法。2.了解常見 RAM 的類型。
(八)脈沖波形的變換與產生
考試內容
脈沖波形的產生和變換原理。
考試要求
1.了解脈沖信號的定義。
2.掌握施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器的工作原理。
(九)數(shù)模與模數(shù)轉換器
考試內容
數(shù)模和模數(shù)轉換的原理和實現(xiàn)電路。
考試要求
1.了解 D/A 和 A/D 轉換的基本原理和主要參數(shù)。
2.理解 D/A 和 A/D 轉換器的電路組成、工作原理、特點和應用。
三、參考書目
1.電子技術基礎 數(shù)字部分, 康華光, 高等教育出版社
2.數(shù)字電子技術, 閻石, 高等教育出版社